Portada

PROCESSADOR RISC DUAL CORE COM HARDWARE CONFIGURáVEL USANDO IBD

EDIÇOES NOSSO CONHECIMENTO
11 / 2025
9786209238376
Portugués

Sinopsis

Este livro propoe o design e a arquitetura de um processador pipeline dual-core dinamicamente escalável. A metodologia do design é a fusao central de dois processadores, onde dois núcleos independentes podem se transformar dinamicamente em uma unidade de processamento maior, ou podem ser usados como elementos de processamento distintos para alcançar alto desempenho sequencial e alto desempenho paralelo. O processador oferece dois modos de execuçao. O modo 1 é o modo multiprogramming para execuçao de fluxos de instruçoes de largura de dados inferior, ou seja, cada núcleo pode realizar operaçoes de 16 bits individualmente. O desempenho é melhorado neste modo devido à execuçao paralela de instruçoes em ambos os núcleos, ao custo da área. No modo 2, ambos os núcleos de processamento sao acoplados e comportam-se como uma única unidade de processamento de alta largura de dados, ou seja, podem realizar operaçoes de 32 bits. E necessária comunicaçao adicional entre núcleos para implementar este modo. O modo pode mudar dinamicamente, portanto, este processador pode fornecer multifuncionalidade com um único design. O design e a verificaçao do processador foram realizados com sucesso usando Verilog na plataforma Xilinx 14.1. O processador é verificado tanto em simulaçao quanto em síntese com a ajuda de programas de teste.